现在的位置: 首页 > 综合 > 正文

编写Makefile

2012年12月12日 ⁄ 综合 ⁄ 共 3070字 ⁄ 字号 评论关闭

编写Makefile

1. 一个例子

假设我们有下面这样的一个程序,源代码如下:

  1. /* filename: main.c */ 
  2. #include "mytool1.h" 
  3. #include "mytool2.h" 
  4.  
  5. int main(int argc,char **argv) 
  6.     myprint1("hello"); 
  7.     myprint2("world"); 
  8.  
  9.  
  10. /* filename: mytool1.h */ 
  11. #ifndef _MYTOOL_1_H 
  12. #define _MYTOOL_1_H 
  13. void myprint1(char *print_str); 
  14. #endif 
  15.   
  16.  
  17. /* filename: mytool1.c */ 
  18. #include "mytool1.h" 
  19. void myprint1(char *print_str) 
  20.     printf("This is mytool1 print %s/n",print_str); 
  21.  
  22.   
  23. /* filename: mytool2.h */ 
  24. #ifndef _MYTOOL_2_H 
  25. #define _MYTOOL_2_H 
  26. void myprint2(char *print_str); 
  27. #endif 
  28.  
  29.   
  30. /* filename: mytool2.c */ 
  31. #include "mytool2.h" 
  32. void myprint2(char *print_str) 
  33.     printf("This is mytool2 print %s/n",print_str); 

我们可以这样来编译:

gcc -c main.c

gcc -c mytool1.c

gcc -c mytool2.c

gcc -o main main.o mytool1.o mytool2.o

这样也可以产生main程序,且不是很麻烦。但如果有一天我们修改了其中的一个文件(比如说mytool1.c),那么难道我们还要重新输入上面的命令吗?也许你会说,这个很容易解决啊,我写一个SHELL脚本,让她帮我去完成不就可以了。是的,对于这个程序来说,是可以的,但如果我们的程序有几百个源程序的时候,怎么办?难道也要编译器重新一个一个的编译?

为此,聪明的程序员们想出了一个很好的工具来做这件事情,这就是make。我们只要执行一下make命令,就可以把上面的问题解决掉。在我们执行make命令前,要先编写Makefile文件。

对于上面的例子,一个可能的Makefile的文件如下。

  1. #此行为注释 
  2. main: main.o mytool1.o mytool2.o 
  3. gcc -o main main.o mytool1.o mytool2.o 
  4. main.o: main.c mytool1.h mytool2.h 
  5. gcc -c main.c 
  6. mytool1.o: mytool1.c mytool1.h 
  7. gcc -c mytool1.c 
  8. mytool2.o: mytool2.c mytool2.h 
  9. gcc -c mytool2.c 

有Makefile文件后,不管我们什么时候修改了源程序当中的什么文件,我们只要执行make命令,我们的编译器都只会去编译与我们修改的文件有关的文件,其它的文件不会处理。

2. Makefile的编写规则

Makefile文件中,注释以"#"开始

Makefile文件中最重要的是描述文件的依赖关系的说明,其一般的格式为:

target: components

TAB rule

第一行表示的是依赖关系,第二行是规则。

例如上面那个Makefile文件的第二行:main: main.o mytool1.o mytool2.o,表示我们的目标(target)main的依赖对象(components)是main.o mytool1.o mytool2.o

当依赖的对象在目标修改后修改的话,就要去执行规则行所指定的命令。

例如上面那个Makefile文件的第三行:gcc -o main main.o mytool1.o mytool2.o

注意:规则行中的TAB表示那里是一个TAB 键。

3. Makefile的常用变量

Makefile 有三个非常有用的变量:$@,$^,$<。其意义为:

$@:目标文件

$^:所有的依赖文件

$<:第一个依赖文件

如果使用上面三个变量,上面那个Makefile文件可简化为:

  1. #这是简化后的Makefile 
  2. main: main.o mytool1.o mytool2.o 
  3. gcc -o $@ $^ 
  4. main.o: main.c mytool1.h mytool2.h 
  5. gcc -c $< 
  6. mytool1.o: mytool1.c mytool1.h 
  7. gcc -c $< 
  8. mytool2.o: mytool2.c mytool2.h 
  9. gcc -c $< 

4. Makefile 的缺省规则

..c.o:

gcc -c $<

这个规则表示所有的.o文件都是依赖于相应的.c文件的,例如mytool.o 依赖于mytool.c。

这样上面那个Makefile还可以简化为:

  1. #这是再一次简化后的Makefile 
  2. main: main.o mytool1.o mytool2.o 
  3. gcc -o $@ $^ 
  4. ..c.o: 
  5. gcc -c $< 

抱歉!评论已关闭.